본문 바로가기

반응형

디지털 공학

(3)
[디지털 공학(7)] 논리 게이트의 이해 안녕하세요.이번에는 논리 게이트에 대해 알아보겠습니다.  ※1. NOT_AND_OR Gate  ▶1. AND Gate ➀ 의미 - 모든 입력이 HIGH(1)일 경우 출력이 HIGH(1)이 된다.- 입력이 하나라도 LOW(0)일 경우 출력이 LOW(0)이 된다. ➁ Simulate (Y = A · B)- 모든 입력이 HIGH 일 때만 HIGH 출력한다. ➂ 응용응용(1) : AND 마스킹응용(2) : 허가/금지 소자응용(3) : 좌석 벨트 경보 시스템응용(4) : 반가산기의 Carry Bit +) n개의 비트가 입력될 때 출력 과정의 경우의 수는 2^n개이다. ex) 2비트 경우 0·0=0 , 0·1=0 , 1·0=0 , 1·1=1 로 4가지 경우의 수가 있다.  ▶2. OR Gate ➀ 의미- 입력 중 ..
[디지털 공학(5)] 보수 및 부호 표시 안녕하세요.이번 시간에서 수의 체계중 보수에 대해 사용하는 이유부터 연산하는 과정을 작성하였습니다.  ※1. 보수 정의 ➀ 뺄셈시 덧셈으로 뺄셈을 하기 위해 사용한다.➁ 곱셈은 덧셈의 연속으로 계산할 수 있다.➂ 나눗셈은 뺄셈의 연속으로 계산할 수 있다.➃ 컴퓨터는 가산기(덧셈기) 한 가지 만으로 4칙 연산이 가능하다.   ※2. 1의 보수 - 0을 1로 1을 0으로 변환 시키는 것이다.ex) 101010 -> 010101- 디지털회로에서 반전기(Not Gate)를 이용하여 구할 수 있다.   ※3. 2의 보수 ➀ 방법 1 : 1의 보수에 1을 더하여 구한다.ex) 100100 -> 011011 -> 011100➁ 방법 2 : 우측부터 시작하여 첫 번째 1일 나올 때 까지는 불변하고, 이후의 비트들은 반..
[Quartus] Quartus Tool를 이용한 회로 설계(기본) 안녕하세요.디지털 공학 관점에서 Quartus는 FPGA(Field-Programmable Gate Array) 디자인 및 개발을 위한 강력한 통합 개발 환경입니다. 이를 통해 디지털 시스템을 구현하고 검증하는 데 필요한 다양한 기능과 도구를 제공합니다. 다음은 Quartus를 디지털 공학 관점에서 간략히 설명한 것입니다. ➀ New Project 생성일반적 과정 ) Next->폴더 지정/프로젝트 네임 지정/Next-> Next -> Family : CycloneII / Available devices : EP2C5AF256A7/ Next->Next->Next->Finish  ➁ Schematic capture design 생성( 회로를 직접적으로 설계하는 파일)과정 ) File/New->Block Di..

반응형